安得卫士:解决芯片行业 EDA 工具加密难题,为设计流程保驾护航
2025.02.27
在芯片设计领域,EDA 工具是不可或缺的关键环节。像 Cadence、Synopsys 这些主流 EDA 工具,在处理 GDSII、Verilog 等格式文件时,一旦文件被加密,传统加密方案就会让它们 “犯难”,出现无法正常读写或编译的情况。这不仅阻碍了设计流程的推进,还严重影响了研发效率。
安得卫士推出的深度适配 EDA 工具的文件透明加密技术,完美攻克了这一难题。它基于动态内核级加密,在 Windows/Linux 内核层就开始 “行动”。当 EDA 工具进行文件保存、读取操作时,自动对相关格式文件加密。而且,这一过程对 EDA 工具来说毫无 “感知”,无需修改软件配置或代码,就能直接读写密文。
此外,安得卫士还设置了白名单机制。只有授权的 EDA 进程,比如 Cadence Virtuoso、Synopsys DC 等,才有资格访问加密文件。这就像是给数据加上了一把 “智能锁”,非法工具根本无法窃取数据,全方位保障了 EDA 工具使用过程中的数据安全,让芯片设计工作能够顺畅、安全地开展。