在芯片设计领域,EDA(电子设计自动化)工具是不可或缺的核心工具,涵盖了从电路设计、仿真验证到物理实现的各个环节。然而,随着芯片设计复杂度的提升,设计文件的安全性成为了一个日益严峻的问题。传统的加密方案虽然能够在一定程度上保护数据,但往往会导致EDA工具的兼容性问题,影响设计流程的顺畅进行。
安得卫士针对这一行业痛点,推出了深度适配EDA工具的文件透明加密方案。该方案通过动态内核级加密技术,在Windows/Linux内核层拦截EDA工具的文件操作(如保存、读取),自动对GDSII、Verilog等格式文件进行加密。这种加密方式不仅确保了EDA工具能够直接读写密文,还无需修改软件配置或代码,极大地简化了加密流程。
此外,安得卫士的白名单机制进一步增强了数据的安全性。该机制仅允许授权的EDA进程(如Cadence Virtuoso、Synopsys DC)访问加密文件,防止非法工具窃取数据。通过这种方式,安得卫士不仅解决了传统加密方案导致的兼容性问题,还确保了芯片设计数据在复杂协作环境中的安全性。